د HDMI FPGA IP لپاره intel AN 837 ډیزاین لارښوونې

د HDMI Intel® FPGA IP لپاره ډیزاین لارښوونې
د ډیزاین لارښوونې تاسو سره د FPGA وسیلو په کارولو سره د لوړ تعریف ملټي میډیا انٹرفیس (HDMI) Intel FPGA IPs پلي کولو کې مرسته کوي. دا لارښوونې د HDMI Intel® FPGA IP ویډیو انٹرفیسونو لپاره د بورډ ډیزاین اسانه کوي.
- د HDMI Intel FPGA IP کارونکي لارښود
- AN 745: د Intel FPGA DisplayPort انٹرفیس لپاره ډیزاین لارښوونې
د HDMI Intel FPGA IP ډیزاین لارښوونې
د HDMI Intel FPGA انٹرفیس د لیږد لږترلږه توپیر سیګنالینګ (TMDS) ډیټا او د ساعت چینلونه لري. انٹرفیس د ویډیو بریښنایی معیارونو اتحادیه (VESA) ډیټا ډیټا چینل (DDC) هم لري. د TMDS چینلونه ویډیو، آډیو، او مرستندویه معلومات لیږدوي. DDC د I2C پروتوکول پر بنسټ والړ دی. د HDMI Intel FPGA IP کور د توسع شوي ښودنې پیژندنې ډیټا (EDID) لوستلو لپاره DDC کاروي او د HDMI سرچینې او سنک ترمینځ ترتیب او حالت معلومات تبادله کوي.
د HDMI Intel FPGA IP بورډ ډیزاین لارښوونې
کله چې تاسو خپل HDMI Intel FPGA IP سیسټم ډیزاین کوئ، لاندې بورډ ډیزاین لارښوونې په پام کې ونیسئ.
- په هر ټریس کې له دوه څخه ډیر مه کاروئ او د سټبونو له لارې مخنیوی وکړئ
- د نښلونکي او کیبل اسمبلۍ خنډ سره د توپیري جوړه خنډ سره میچ کړئ (100 ohm ± 10٪)
- د TMDS سیګنال سکیو اړتیا پوره کولو لپاره بین الثبات او انټرا پیئر سکیو کم کړئ
- د الوتکې لاندې د تشې په اوږدو کې د توپیر لرونکي جوړه روټ کولو څخه ډډه وکړئ
- د معیاري لوړ سرعت PCB ډیزاین تمرینونه وکاروئ
- په TX او RX دواړو کې د بریښنایی موافقت پوره کولو لپاره د لیول شفټرونه وکاروئ
- قوي کیبلونه وکاروئ، لکه د Cat2 کیبل د HDMI 2.0 لپاره
سکیمیک ډیاګرامونه
په چمتو شوي لینکونو کې د Bitec سکیمیک ډیاګرامونه د Intel FPGA پراختیایی بورډونو لپاره ټوپولوژي روښانه کوي. د HDMI 2.0 لینک ټوپولوژي کارول تاسو ته اړتیا لري چې د 3.3 V بریښنایی اطاعت پوره کړئ. د Intel FPGA وسیلو کې د 3.3 V موافقت پوره کولو لپاره ، تاسو اړتیا لرئ د لیول شفټر وکاروئ. د لیږدونکي او رسیدونکي لپاره د لیول شفټر په توګه د DC سره جوړ شوي ریډریور یا ریټیمر وکاروئ.
د بهرني پلورونکي وسیلې TMDS181 او TDP158RSBT دي، دواړه په DC جوړه شوي لینکونو کې روان دي. تاسو د CEC لاینونو کې مناسب پل اپ اپ ته اړتیا لرئ ترڅو فعالیت ډاډمن کړئ کله چې د نورو مصرف کونکي ریموټ کنټرول وسیلو سره متقابل عمل وکړئ. د Bitec سکیمیک ډیاګرامونه د CTS تصدیق شوي دي. په هرصورت، تصدیق د محصول په کچه مشخص دی. د پلیټ فارم ډیزاینرانو ته مشوره ورکول کیږي چې د مناسب فعالیت لپاره وروستی محصول تصدیق کړي.
اړوند معلومات
- د HSMC HDMI لور کارت بیاکتنې لپاره سکیمیک ډیاګرام 8
- د FMC HDMI لور کارت بیاکتنې لپاره سکیمیک ډیاګرام 11
- د FMC HDMI لور کارت بیاکتنې لپاره سکیمیک ډیاګرام 6
د ګرم پلګ کشف (HPD)
د HPD سیګنال د راتلونکي +5V بریښنا سیګنال پورې اړه لري ، د مثال لپارهampل، د HPD پن ممکن یوازې هغه وخت تایید شي کله چې د سرچینې څخه د +5V بریښنا سیګنال کشف شي. د FPGA سره انٹرفیس کولو لپاره ، تاسو اړتیا لرئ د 5V HPD سیګنال FPGA I/O حجم ته وژباړئtage کچه (VCCIO)، د حجم په کارولو سرهtagد e کچې ژباړونکي لکه TI TXB0102، کوم چې د پل اپ اپ مقاومت نلري. د HDMI سرچینې ته اړتیا ده چې د HPD سیګنال راښکته کړي ترڅو دا په معتبر ډول د تیر شوي HPD سیګنال او لوړ حجم ترمینځ توپیر وکړي.tagد E کچې HPD سیګنال. د HDMI سنک +5V بریښنا سیګنال باید FPGA I/O والیوم ته ژباړل شيtage کچه (VCCIO). سیګنال باید په ضعیف ډول د ریزیسټور (10K) سره راښکته شي ترڅو د تیر شوي +5V بریښنا سیګنال توپیر وکړي کله چې د HDMI سرچینې لخوا نه چلول کیږي. د HDMI سرچینه +5V بریښنا سیګنال له 0.5A څخه ډیر اوسني محافظت نلري.
د HDMI Intel FPGA IP نندارې ډیټا چینل (DDC)
د HDMI Intel FPGA IP DDC د I2C سیګنالونو (SCL او SDA) پراساس دی او د پل اپ مقاومت کونکو ته اړتیا لري. د Intel FPGA سره انٹرفیس کولو لپاره، تاسو اړتیا لرئ د 5V SCL او SDA سیګنال کچه FPGA I/O حجم ته وژباړئtage کچه (VCCIO) د حجم په کارولو سرهtagد e کچې ژباړن، لکه TI TXS0102 لکه څنګه چې د Bitec HDMI 2.0 لور کارت کې کارول کیږي. د TI TXS0102 voltagد e لیول ژباړونکي وسیله داخلي پل اپ مقاومت کونکي مدغم کوي نو د تختې دننه پل اپ مقاومت کونکو ته اړتیا نشته.
د AN 837 لپاره د سند بیاکتنې تاریخ: د HDMI Intel FPGA IP لپاره ډیزاین لارښود
| د سند نسخه | بدلونونه |
| 2019.01.28 |
|
| نیټه | نسخه | بدلونونه |
| جنوري 2018 | 2018.01.22 | ابتدايي خوشې کول.
یادونه: دا سند د HDMI Intel FPGA ډیزاین لارښوونې لري چې د AN 745 څخه لیرې شوي: د DisplayPort او HDMI انٹرفیسونو لپاره ډیزاین لارښوونې او د AN 745 نوم بدل شوی: د Intel FPGA DisplayPort Interface لپاره ډیزاین لارښوونې. |
Intel Corporation. ټول حقونه خوندي دي. Intel، د Intel لوگو، او د Intel نورې نښې د Intel Corporation یا د هغې د فرعي شرکتونو سوداګریزې نښې دي. انټیل د خپل FPGA او سیمیکمډکټر محصولاتو فعالیت د انټیل معیاري تضمین سره سم اوسني مشخصاتو ته تضمینوي مګر پرته له خبرتیا پرته هر وخت په هر محصول او خدماتو کې د بدلون کولو حق خوندي کوي. Intel هیڅ مسؤلیت یا مسؤلیت په غاړه نه اخلي چې د غوښتنلیک یا د کوم معلوماتو، محصول، یا خدماتو کارولو څخه رامینځته کیږي چې دلته تشریح شوي پرته له دې چې د Intel لخوا په لیکلي ډول موافقه شوې وي. د انټیل پیرودونکو ته مشوره ورکول کیږي چې د وسیلې ځانګړتیاو وروستۍ نسخه ترلاسه کړي مخکې لدې چې په کوم خپاره شوي معلوماتو تکیه وکړي او د محصولاتو یا خدماتو لپاره امر کولو دمخه.
نور نومونه او نښې ممکن د نورو ملکیت په توګه ادعا شي.
پېژندنه: 683677
نسخه: 2019-01-28
اسناد / سرچینې
![]() |
د HDMI FPGA IP لپاره intel AN 837 ډیزاین لارښوونې [pdf] د کارونکي لارښود د HDMI FPGA IP لپاره د AN 837 ډیزاین لارښوونې، AN 837، د HDMI FPGA IP لپاره ډیزاین لارښوونې، د HDMI FPGA IP لپاره لارښوونې، HDMI FPGA IP |





